描述
MPC8533E PowerQUICC III通信處理器提供高集成度和高性能,適用于純以太網(wǎng)或PCIe互通應(yīng)用,如企業(yè)網(wǎng)絡(luò)和的多功能打印機(MFP)和影像應(yīng)用。
特性
嵌入式e500內(nèi)核,初始速率為667 MHz,可達(dá)1.0 GHz
雙調(diào)度標(biāo)量、7階管道設(shè)計,帶有亂序發(fā)出和執(zhí)行
在1.0 GHz頻率下提供2,240 MIPS (估算的Dhrystone 2.1)
36位物理尋址
增強了硬件和軟件調(diào)試支持
雙精度嵌入式標(biāo)量和矢量浮點APU
雙精度嵌入式標(biāo)量和矢量浮點APU
內(nèi)置L1/L2緩存
L1緩存--32 KB數(shù)據(jù)和32 KB指令緩存,提供線鎖支持
L2緩存--256 KB (8路集相聯(lián));256/128/64/32 KB可用作SRAM
存儲器管理單元(MMU)
L1和L2硬件一致性
L2緩存,I/O事務(wù)處理可藏到L2緩存區(qū)域