国产精品成人网站,亚洲欧美精品在线,色一情一乱一伦,又大又紧又粉嫩18P少妇

快速發(fā)布求購 登錄 注冊
行業(yè)資訊行業(yè)財報市場標準研發(fā)新品會議盤點政策本站速遞

中國科大在毫米波頻率綜合器芯片設計領域取得重要進展

研發(fā)快訊 2023年07月14日 11:09:54來源:中國科學技術大學 21457
摘要極低抖動毫米波頻率綜合器芯片是實現5G/6G毫米波通信的關鍵核心模塊,為毫米波通信提供精準的載波信號。

  【儀表網 研發(fā)快訊】近日,中國科大微電子學院胡詣哲與林福江課題組設計的一款基于全新電荷舵采樣(Charge-SteeringSampling, CSS)技術的極低抖動毫米波全數字鎖相環(huán)(CSS-ADPLL)芯片入選2023 Symposium on VLSI Technology and Circuits(以下簡稱VLSI Symposium)。VLSI Symposium是超大規(guī)模集成電路芯片設計和工藝器件領域最著名的國際會議之一,也是展現IC技術最新成果的櫥窗,今年VLSI Symposium于6月11日至16日在日本京都舉行。該論文第一作者為我校微電子學院博士生陶韋臣,胡詣哲教授為通訊作者。
 
  極低抖動毫米波頻率綜合器芯片是實現5G/6G毫米波通信的關鍵核心模塊,為毫米波通信提供精準的載波信號。此研究提出的電荷舵采樣技術,將電荷舵采樣和逐次逼近寄存器型模數轉換器(SAR-ADC)進行了巧妙的結合,構建了一種高鑒相增益,高線性度且具有多bit數字輸出的數字鑒相器。CSS-ADPLL的結構十分緊湊(如圖1所示),由電荷舵鑒相器(CSS-PD)、SAR-ADC、數字濾波器和數控振蕩器組成,具有優(yōu)異相位噪聲性能,較快的鎖定速度并消耗極低的功耗。
 
圖1.論文提出的電荷舵采樣全數字鎖相環(huán)(CSS-ADPLL)架構
 
  測試結果表明,該芯片實現了75.9fs的時鐘抖動與–50.13dBc的參考雜散,并取得了-252.4dB的FoM值,為20GHz以上數字鎖相環(huán)的最佳水平,芯片核心面積僅為0.044mm2。該研究成果以“An 18.8-to-23.3 GHz ADPLL Based on Charge-Steering-Sampling Technique Achieving 75.9 fs RMS Jitter and -252 dB FoM”為題由博士生陶韋辰在大會作報告。
 
圖2.CSS-ADPLL相位噪聲與參考雜散測試結果
 
  該研究工作得到了科技部國家重點研發(fā)計劃資助,也得到了中國科大微電子學院、中國科大信息科學技術學院支持。

我要評論
文明上網,理性發(fā)言。(您還可以輸入200個字符)

所有評論僅代表網友意見,與本站立場無關。

延伸閱讀
版權與免責聲明
  • 凡本網注明"來源:儀表網"的所有作品,版權均屬于儀表網,未經本網授權不得轉載、摘編或利用其它方式使用上述作品。已經本網授權使用作品的,應在授權范圍內使用,并注明"來源:儀表網"。違反上述聲明者,本網將追究其相關法律責任。
  • 本網轉載并注明自其它來源的作品,目的在于傳遞更多信息,并不代表本網贊同其觀點或證實其內容的真實性,不承擔此類作品侵權行為的直接責任及連帶責任。其他媒體、網站或個人從本網轉載時,必須保留本網注明的作品來源,并自負版權等法律責任。
  • 如涉及作品內容、版權等問題,請在作品發(fā)表之日起一周內與本網聯系,否則視為放棄相關權利。
  • 合作、投稿、轉載授權等相關事宜,請聯系本網。聯系電話:0571-87759945,QQ:1103027433。
廣告招商
今日換一換
新發(fā)產品更多+

客服熱線:0571-87759942

采購熱線:0571-87759942

媒體合作:0571-87759945

  • 儀表站APP
  • 微信公眾號
  • 儀表網小程序
  • 儀表網抖音號
Copyright ybzhan.cn    All Rights Reserved   法律顧問:浙江天冊律師事務所 賈熙明律師   儀表網-儀器儀表行業(yè)“互聯網+”服務平臺
意見反饋
我知道了